/raport-emi-buck-24v-5v Przetwornica buck Vin=24 V Vout=5 V/2 A fsw=250 kHz
# log
$ lisn scan 150kHz-30MHz --rbw=9kHz
[OK] baseline: pik 500 kHz DM
$ fft capture CH1=SW node, CH2=GND, fs=10MSa/s, N=8192
[OK] harmoniczne 250 kHz, 500 kHz, 750 kHz
$ apply filter LC=10uH+22uF + snubber RC=10R/2.2nF
[OK] redukcja DM 500 kHz −15 dBµV
$ timing dvdt didt
[OK] dv/dt 110 V/µs, di/dt 2.8 A/µs
# LISN – top piki
f [kHz]AVG [dBµV]QP [dBµV]DM/CM
25042.147.5DM
50039.445.2DM
75033.738.9DM
210028.532.8CM
# skuteczność filtrów
KonfiguracjaΔ@250 kHzΔ@500 kHzΔ@750 kHz
LC 10µH+22µF-8.4-12.1-10.3
+ snubber 10R/2.2nF-10.1-15.0-13.4
+ ferryt 220Ω@100MHz-11.0-16.3-14.2
# czasówka
Parametrbez filtraLC+snub.
dv/dt [V/µs]160110
di/dt [A/µs]4.22.8
ring f [MHz]127
Q2.41.5
# BOM
PozycjaWartośćSpecyfikacjaUwagi
L110 µH≥4 A, RDC<40 mΩshielded
Cout22 µFMLCC X7R 25 Vniski ESR
Rs10 Ω≥0.5 Wsnubber
Cs2.2 nFC0G 100 Vsnubber
Bead220 Ω@100 MHz≥3 AL/N
# wytyczne PCB
• minimalizować pętlę SW node → Cout
• snubber przy MOSFET ≤5 mm
• rozdzielić GND mocy i sygnałową (pojedynczy punkt łączący)
• ferryt przed LISN blisko złącza
# marginesy do CISPR
PasmoLimit AVG/QPPo opt.Margines
150–500 kHz56/6544/52+11…13
500–1000 kHz46/5638/47+8…9
1–30 MHz30/4024/33+6…7
# wnioski
Konfiguracja LC 10µH+22µF + snubber 10R/2.2nF + ferryt 220Ω redukuje DM 500 kHz o ~15 dBµV, obniża dv/dt z 160→110 V/µs i poprawia marginesy do CISPR o ≥8 dBµV. Zalecany układ z zachowaniem wytycznych PCB i kontroli ESR kondensatorów.